74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。

题目
填空题
74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。
参考答案和解析
正确答案: 16,反馈清零法
解析: 暂无解析
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

试用74LS161采用反馈置数法组成十进制计数器。


答案:当计数到10时,再来计数脉冲上升沿,置数0。

第2题:

采用中规模加法计数器74LS161构成的电路如图所示,该电路构成几进制加法计数器(  )。


A. 九进制
B. 十进制
C. 十二进制
D. 十三进制

答案:A
解析:
由题图中的功能表可以看出:加法计数器74LS161预置数为DCBA=(0011)2,当QD=1,QC=1首次出现时,即输出为(1100)2重新进行预置数。其它情况继续保持计数。从(0011)2到(1100)2需计数9次,因此为九进制计数器。

第3题:

用集成计数器构成任意进制计数器时,常用反馈归0法和反馈置数法。()

此题为判断题(对,错)。


参考答案:正确

第4题:

图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。


A. 九进制加法计数器,七进制加法计数器
B. 六进制加法计数器,十进制加法计数器
C. 九进制加法计数器,六进制加法计数器
D. 八进制加法计数器,七进制加法计数器

答案:A
解析:
74LS161是4位二进制同步加法计数器,RD端为置零端,利用预置数可实现24位以下的加法计数。当逻辑式Q3Q2Q1Q0=1001时,计数器重新置零。则计数器的状态为:0000—0001—0010—0011—0100—0101—0110—0111—1000—(1001)0000,其中状态1001为瞬时状态。因此,为九进制计数器。
74LS290是4位二进制异步加法计数器,RD端为置零端,当逻辑式Q3Q2Q1Q0=0111时,计数器重新置零。则计数器的状态为:0000—0001—0010—0011—0100—0101—0110—(0111)0000,其中状态0111为瞬时状态。因此,为七进制计数器。

第5题:

复位法是利用计数器芯片的哪个端构成任意进制计数器的方法?( )

A.复位端
B.预置数端
C.进(借)位输出端

答案:A
解析:

第6题:

试用2 片74LS161采用整体反馈清零法组成128进制计数器。


答案:采用同步连接方式,当计数到16*8=128时,产生反馈清零动作。

第7题:

不产生多余状态的计数器是哪个?( )

A.同步预置数计数器
B.异步预置数计数器
C.复位法构成的计数器

答案:A
解析:

第8题:

根据不同需要,在集成计数器芯片的基础上,通过采用()方法可以实现任意进制的计数器。

A.反馈归零法

B.预置数法

C.进位输出置最小数法

D.进位输出置最大数法


正确答案:ABC

第9题:

采用中规模加法计数器74LS161构成的计数器电路如图所示,该电路的进制为(  )。


A. 十一进制
B. 十二进制
C. 八进制
D. 七进制

答案:B
解析:
74LS161为集成计数器,利用其异步清零功能(即CR=0时置零)实现十二进制记数功能,主循环过程如下图所示。



由图可知,74LS161从0000状态(置零状态)开始计数,当输入第12个CP脉冲(上升沿)时,输出QDQCQBQA=1100,



此时异步清零低电平动作,计数器返回0000状态重新开始计数。

第10题:

图示是一个集成74LS161集成计数器电路图,则该电路实现的逻辑功能是(  )。


A. 十进制加计数器
B. 四进制加计数器
C. 八进制加计数器
D. 十六进制加计数器

答案:C
解析:
加法计数器74LS161预置数端接地,无预置数。根据输出端逻辑关系,即当Q3Q2Q1Q0=(0111)2时,下个CP脉冲,电路重新置零。从(0000)2到(0111)2需计数8次,因此该电路实现的逻辑功能是八进制计数器。