8051内部有()个并行端口。
第1题:
8255A可编程并行接口芯片有()个8位并行输入/输出端口。
第2题:
下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是:()。
A.GPIO端口有GPA/GPB/GPC/GPD/GPE/GPF/GPG/GPH多个并行I/O接口
B.GPIO端口中有的I/O接口的功能是复用的,例如可以作为外部中断
C.GPIO端口中的每个并行I/O接口中的上拉寄存器决定该接口引脚是否要被内部上拉
D.GPIO端口属于芯片内部的高带宽组件
第3题:
可编程并行接口8255A具有
A.两个8位(A口、B口) 和两个4位(C口的高、低各4位) 并行输入输出端口
B.两个8位(A口、C口) 和两个4位(B口的高、低各4位)并行输入输出端口
C.两个8位(B口、C口) 和两个4位(A口的高、低各4位) 并行输入输出端口
D.两个4位(A口、B口) 和一个8位(C口) 并行输入输出端口
第4题:
8255是一个可编程并行接口芯片,有A、B和C三个8位端口,其中只可工作在方式0,1下的端口为什么端口?
第5题:
在访问外部存储器时,8051的4个并行口起什么作用?
(1)P0口是复用的低8位地址/数据总线。
(2)P1口可不使用。
(3)P2口作为高8位地址。
(4)P3口中使用WR和RD,分别用于外部存储器读、写选通。
略
第6题:
下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是()。
A.GPIO端口有GPA/GPB/GPC/GPD共4个并行I/O接口
B.GPIO端口的多个并行I/O接口中,有的接口的功能是单一的,有的接口的功能是复用的
C.GPIO端口的每个并行I/O接口都有控制寄存器、数据寄存器以及上拉寄存器
D.GPIO端口属于芯片内部的低带宽组件
第7题:
以下对I/O超级芯片的说法不正确的是( )
A.大多数超级I/O芯片中至少包括软盘控制器、双串行端口控制器、并行端口控制器三个部分
B.大多数超级I/O芯片为每一个端口提供一个带缓冲器的通用异步收发器UART
C.I/O芯片中的高速多模式并行端口一般有4种模式:标准(双向)、增强并行端口 (EPP)、增强性能端口(ECP)和增强并行、性能端口(ECP/EPP)
D.随着芯片的集成规模越来越大以及基于USB接口的外设逐渐取代标准串、并行和软驱控制器,超级I/O芯片将会在未来的主板上消失
第8题:
8051内部有()个并行端口。
A.1
B.2
C.3
D.4
第9题:
8051单片机内部RAM有()个字节。
第10题:
安装打印机时,技术人员发现可通过并行端口或USB端口进行安装。应使用以下哪个端口?()