8086CPU中典型总线周期由()个时钟周期组成,其中T1期间,CPU输出()信息;如有必要时,可以在()两个时钟周期之

题目
填空题
8086CPU中典型总线周期由()个时钟周期组成,其中T1期间,CPU输出()信息;如有必要时,可以在()两个时钟周期之间插入1个或多个TW等待周期。
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

在8086/8088中,一个最基本的总线周期由四个时钟周期(T状态)组成,在T3状态,CPU在总线发出______信息。

A.时钟

B.状态

C.地址

D.数据


正确答案:D
解析:T1状态时微处理器向数据/地址复用的总线上输出地址信息,ALE将地址信息锁存;T2状态时地址信息消失,准备传输数据;T3状态时传送数据,在此可插入等待周期Tw;T4状态微处理器从总线上读入数据到内部寄存器或将总线上的数据写入存储器或I/O端口,总线周期结束。

第2题:

总线周期的含义是什么?8086/8088的基本总线周期由几个时钟组成?如果一个CPU的时钟频率为24MHz,那么,它的一个时钟周期为多少?一个基本总线周期为多少?


正确答案: 总线周期的含义是计算机执行一条访问内存或端口的机器指令的时间;8086/8088的基本总线周期由4个时钟周期组成;CPU的时钟频率为24MHz,它的一个时钟周期为41.5ns,一个基本总线周期为166ns;

第3题:

当DMA控制器向8086CPU请求使用总线后,下列说法正确的是

A.CPU时钟周期执行结束后响应

B.CPU等待周期执行结束后响应

C.CPU指令周期执行结束后响应

D.CPU总线周期执行结束后响应


正确答案:D

第4题:

8086系统中一个基本的总线周期由()个时钟周期组成。


正确答案:4

第5题:

8086CPU中,如有必要时,可以在哪两个时钟周期之间插入1个或多个TW等待周期?


正确答案:可在T3和T4两个时钟周期之间插入1个或多个TW等待周期。

第6题:

在8086CPU中,一个最基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU在总线发出信息。()

A.数据
B.状态
C.地址
D.其他

答案:C
解析:

第7题:

当8086CPU的INTR=1且IF=1时,则CPU完成()后,响应该中断请求,进行中断处理。

  • A、当前时钟周期
  • B、当前总线周期
  • C、当前指令周期
  • D、下一个指令周期

正确答案:C

第8题:

时钟周期、总线周期、指令周期之间的关系是:()

A、时钟周期>总线周期>指令周期

B、时钟周期<总线周期<指令周期

C、时钟周期<总线周期>指令周期


参考答案:B

第9题:

在8086中,一个最基本的总线周期由()个时钟周期组成,如果8086的主频为5MHz,则总线周期为()。


正确答案:4;800ns

第10题:

8086/8088CPU在总线周期的T1时刻,用A19/S6~A16/S3输出()位地址信息的最高()位,而在其他时钟周期,则输出()信息。


正确答案:20;4;状态