问题:单选题下列度量单位中,用来度量计算机外部设备传输率的是( )。A MB/sB MIPSC GHzD MB
查看答案
问题:单选题假设某计算机按字编址,Cache有4个行,Cache和主存之间交换的块大小为1个字。若Cache的内容初始为空,采用2路组相联映射方式和LRU替换算法,当访问的主存地址依次为0,4,8,2,0,6,8,6,4,8时,命中Cache的次数是( )。A 1B 2C 3D 4
问题:问答题假定某计算机的CPU主频为80MHz,CPI为4,并且平均每条指令访存1.5次,主存与Cache之间交换的块大小为16B,Cache的命中率为99%,存储器总线宽度为32位。请回答下列问题。 (1)该计算机的MIPS数是多少?平均每秒Cache缺失的次数是多少?在不考虑DMA传送的情况下,主存带宽至少达到多少才能满足CPU的访存要求? (2)假定在Cache缺失的情况下访问主存时,存在0.0005%的缺页率,则CPU平均每秒产生多少次缺页异常?若页面大小为4KB,每次缺页都需要访问磁盘,访问磁盘时DMA传送采用周期挪用方式,磁盘I/O接口的数据缓冲寄存器为32位,则磁盘I/O接口平均每秒发出的DMA请求次数至少是多少? (3)CPU和DMA控制器同时要求使用存储器总线时,哪个优先级更高?为什么? (4)为了提高性能,主存采用4体交叉存储模式,工作时每1/4个存储周期启动一个体。若每个体的存储周期为50ns,则该主存能提供的最大带宽是多少?
问题:单选题某设备以中断方式与CPU进行数据交换,CPU主频为1GHz,设备接口中的数据缓冲寄存器为32位,设备的数据传输率为50KB/s。若每次中断开销(包括中断响应和中断处理)为1000个时钟周期,则CPU用于该设备输入/输出的时间占整个CPU时间的百分比最多是( )。A 1.25%B 2.5%C 5%D 12.5%
问题:单选题在无转发机制的五段基本流水线(取指、译码/读寄存器、运算、访存、写回寄存器)中,下列指令序列存在数据冒险的指令对是( )。I1:add R1,R2,R3;(R2)+(R3)→R1I2:add R5,R2,R4;(R2)+(R4)→R5I3:add R4,R5,R3;(R5)+(R3)→R4I4:add R5,R2,R6;(R2)+(R6)→R5A I1和I2B I2和I3C I2和I4D I3和I4
问题:单选题下列有关RAM和ROM的叙述中,正确的是( )。Ⅰ.RAM是易失性存储器,ROM是非易失性存储器Ⅱ.RAM和ROM都采用随机存取方式进行信息访问Ⅲ.RAM和ROM都可用作CacheⅣ.RAM和ROM都需要进行刷新A Ⅰ、ⅡB Ⅱ、ⅢC Ⅰ、Ⅱ、ⅣD Ⅱ、Ⅲ、Ⅳ
问题:单选题冯·诺依曼(Von Neumann)在总结ENIAC的研制过程和制订EDVAC计算机方案时,提出两点改进意见,它们是( )。A 采用ASCII编码集和指令系统B 引入CPU和内存储器的概念C 机器语言和十六进制D 采用二进制和存储程序控制的概念
问题:单选题冯·诺依曼计算机的特点是( )。Ⅰ.采用二进制Ⅱ.存储程序Ⅲ.控制流驱动方式Ⅳ.数据流驱动方式A 仅Ⅰ、ⅡB 仅Ⅰ、Ⅱ、ⅢC 仅Ⅰ、Ⅱ、ⅣD Ⅰ、Ⅱ、Ⅲ、Ⅳ
问题:单选题CPU的指令系统又称为( )。A 汇编语言B 机器语言C 程序设计语言D 符号语言
问题:单选题下列几项中,不符合RISC指令系统特征的是( )。A 控制器多采用微程序控制方式,以期更快的设计速度B 指令格式简单,指令数目少C 寻址方式少且简单D 所有指令的平均执行时间约为一个时钟周期
问题:单选题度量计算机运算速度常用的单位是( )。A MIPSB MHzC MBD Mbps
问题:单选题计算机指令由两部分组成,它们是( )。A 运算符和运算数B 操作数和结果C 操作码和操作数D 数据和字符
问题:单选题下列度量单位中,用来度量计算机网络数据传输速率(比特率)的是( )。A MB/sB MIPSC GHzD Mbps
问题:单选题下列选项中,描述浮点数操作速度指标的是( )。A MIPSB CPIC IPCD MFLOPS
问题:单选题从控制存储器中读取一条微指令并执行相应操作的时间叫( )。A CPU周期B 微周期C 时钟周期D 机器周期
问题:单选题某指令功能为R[r2]←R[r1]+M[R[r0]],其两个源操作数分别采用寄存器、寄存器间接寻址方式。对于下列给定部件,该指令在取数及执行过程中需要用到的是( )。Ⅰ.通用寄存器组(GPRs)Ⅱ.算术逻辑单元(ALU)Ⅲ.存储器(Memory)Ⅳ.指令译码器(ID)A 仅Ⅰ、ⅡB 仅Ⅰ、Ⅱ、ⅢC 仅Ⅱ、Ⅲ、ⅣD 仅Ⅰ、Ⅲ、Ⅳ
问题:单选题下列说法中不正确的是( )。A 任何可以由软件实现的操作也可以由硬件来实现B 固件就功能而言类似于软件,而从形态来说又类似于硬件C 在计算机系统的层次结构中,微程序属于硬件级,其他四级都是软件级D 直接面向高级语言的机器目前已经实现
问题:单选题若某计算机最复杂指令的执行需要完成5个子功能,分别由功能部件A~E实现,各功能部件所需要时间分别为80ps、50ps、50ps、70ps和50ps,采用流水线方式执行指令,流水段寄存器延时为20ps,则CPU时钟周期至少为( )。A 60psB 70psC 80psD 100ps