下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()

题目
多选题
下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()
A

没有CAChe的微机,只有主存能与CPU直接进行信息交换

B

拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息

C

一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CAChe

D

CAChe使用的是半导体动态存储器,所以其中的信息不能长期保留

如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

● 以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是 (7) 。

(7)

A. Cache扩充了主存储器的容量

B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响

C. Cache的有效性是利用了对主存储器访问的局部性特征

D. Cache中通常保存着主存储器中部分内容的一份副本


正确答案:A

第2题:

对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是

A.L1 Cache与CPU制作在同一个芯片上

B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率

C.CPU访问Cache时,若“命中”,则不需插入等待状态

D.Cache是CPU和DRAM主存之间的高速缓冲存储器


正确答案:B
解析:L2 Cache与处理器的距离越来越近,从位于主板上,过渡到与CPU封装在一起,直至和CPU做在同一个基片上。当L2 Cache和处理器做在同一个基片上时,L2 Cache的工作频率就与处理器的工作频率相等了。选项B说法错误,为本题正确答案。

第3题:

● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。

(4)

A. Cache扩充了主存储器的容量

B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响

C. Cache的有效性是利用了对主存储器访问的局部性特征

D. Cache中通常保存着主存储器中部分内容的一份副本


正确答案:A
解析:本题考查计算机系统基础知识。
Cache(高速缓冲存储器)是一种特殊的存储器子系统,其中复制了频繁使用的数据以利于快速访问。Cache的出现是基于两种因素:首先,是由于CPU的速度和性能提高很快而主存速度较低且价格高,第二就是程序执行的局部性特点。因此,才将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。

 

第4题:

以下关于计算机系统中高速缓存(Cache)的说法中,正确的是( )。

A. Cache 的容量通常大于主存的存储容量 B.通常由程序员设置 Cache 的内容和访问速度 C.Cache 的内容是主存内容的副本 D.多级 Cache 仅在多核 CPU 中使用


正确答案:C

第5题:

在cpu内外常需设置多级高速缓存cache,主要目的是( )。

A、扩大主存的存储容量

B、提高cpu访问主存数据或指令的效率

C、扩大存储系统的存量

D、提高cpu访问内外存储器的速度


正确答案:D

第6题:

下面关于CPU与 Cache 之间关系的叙述中,正确的是

A.Cache中存放的是主存储器中一部分信息的映像

B.用户可以直接访问Cache

C.片内Cache要比二级Cache的容量大得多

D.二级Cache要比片内Cache的速度快得多


正确答案:A

第7题:

高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。

A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的

B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态

C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态

D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率


正确答案:D

第8题:

以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。

A.Cache扩充了主存储器的容量

B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响

C.Cache的有效性是利用了对主存储器访问的局部特征

D.Cache中通常保存着主存储器中部分内容的一份副本


参考答案:A

Cache,即高速缓冲存储器。Cache的出现是基于两个原因。首先是由于CPU的速度和性能提高很快而主存速度较低且价格高,其次就是程序执行的局部性特点。因此,将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。Cache位于CPU和主存之间,其内容是主存内容的副本。

第9题:

下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。

A.Cache中存放的主存储器中某一部分内容的映象

B.Cache能由用户直接访问

C.位于主板上的12 Cache要比与CPU封装在一起的L1 Cache速度快

D.Cache存储器的功能不全由硬件实现


正确答案:A

第10题:

以下关于计算机系统中高速缓存(Cache)的说法中,正确的是(9)

A.Cache 的容量通常大于主存的存储容量
B.通常由程序员设置 Cache 的内容和访问速度
C.Cache 的内容是主存内容的副本
D.多级 Cache 仅在多核 CPU 中使用

答案:C
解析:
高速缓冲存储器是存在于主存与CPU之间的一级存储器, 由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多, 接近于CPU的速度。Cache 通常保存着一份内存储器中部分内容的副本(拷贝),该内容副本是最近曾被CPU使用过的数据和程序代码。

更多相关问题