AEN地址允许信号为()电平是I/O译码的必要条件,这表示()占用总线周期。

题目

AEN地址允许信号为()电平是I/O译码的必要条件,这表示()占用总线周期。

如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

80386有4个总线周期定义信号,分别为W/R、D/C、M/IO和LOCK;其中前3个是主要的总线周期定义信号在存储器数据读取周期,各总线周期定义信号为( )。

A.W/R=L低电平,D/C=H高电平,M/IO=H高电平

B.W/R=L低电平,D/C=H高电平,M/IO=L低电平

C.W/R=H高电平,D/C=L低电平,M/IO=H高电平

D.W/R=L低电平,D/C=L低电平,M/IO=H高电平


正确答案:A

第2题:

80386有4个总线周期定义信号分别为W/R、D/C、M/IO和LOCK,其中前3个是主要的总线周期定义信号,在I/O写周期,各总线周期定义信号为( )。

A.W/R=H低电子,D/C=H高电平,M/IO=H高电平

B.W/R=L低电平,D/C=H高电平,M/IO=L低电子

C.W/R=H高电平,D/C=H低电平,M/IO=L高电平

D.W/R=H低电平,D/C=L低电平,M/IO=H高电平


正确答案:C

第3题:

在执行指令MOV [BX], AX时,CPU进入

A.I/O写总线周期

B.存储器写总线周期

C.I/O读总线周期

D.存储器读总线周期


正确答案:B

第4题:

PCI总线用C/BE[3::0]#引脚编码为()表示I/O读总线周期。


正确答案:0010

第5题:

用来传送地址信息的总线是()。

  • A、地址总线
  • B、数据总线
  • C、控制总线
  • D、I/O总线

正确答案:A

第6题:

有关存储器映象I/O方式的正确描述是( )。

A.又称为I/O独立方式

B.I/O端口地址空间独立于存储器地址空间

C.增加地址译码的复杂性

D.I/0指令类型较少


正确答案:C

第7题:

在PowerPC处理器中,内存地址与I/O地址统一编址,访问内存单元和I/O设备是靠______来区分的。

A.数据总线上输出的数据
B.不同的地址
C.内存与I/O设备使用不同的地址总线
D.不同的指令

答案:B
解析:
本题考查计算机编址方式的基础知识。在不同的计算机系统中,I/O端口的地址编排有两种形式:存储器统一编址和I/O独立编址。I/O独立编址是指I/O端口编址和存储器的编址相互独立,即I/O端口地址空间和存储器地址空间分开设置,互不影响。采用这种编址方式,对I/O端口的操作使用输入/输出指令(I/O指令)。I/O独立编址的优点是:不占用内存空间;使用I/O指令,程序清晰,很容易看出是I/O操作还是存储器操作;译码电路比较简单(因为I/O端口的地址空间一般较小,所用地址线也就较少)。其缺点是:只能用专门的I/O指令,访问端口的方法不如访问存储器的方法多。上面两种编址方式各有优点和缺点,究竟采用哪一种取决于系统的总体设计。在一个系统中也可以同时使用两种方式,前提是首先要支持I/O独立编址。Intel的x86微处理器都支持I/O独立编址,因为它们的指令系统中都有I/O指令,并设置了可以区分I/O访问和存储器访问的控制信号引脚。而一些微处理器或单片机,为了减少引脚,从而减少芯片占用面积,不支持I/O独立编址,只能采用存储器统一编址。在PowerPC处理器中,内存地址与I/O地址采用统一编址的方式,存储器统一编址,即从存储空间中划出一部分地址给I/O端口。CPU访问端口和访问存储器的指令在形式上完全相同,只能从地址范围来区分两种操作。

第8题:

微型计算机的I/O总线,分为三种:数据总线、地址总线和【 】。


正确答案:控制总线
控制总线 解析:I/O总线分为数据总线、地址总线和控制总线三种。

第9题:

用门电路进行端口地址译码是一种最以简单最基本的端口地址译码方法。AEN参加译码,它对端口地址译码进行控制,只有当AEN=()时,即()时译码才有效,反之使译码无效。从而避免了在DMA周期,由DMA控制器对这些I/O端口地址的非DMA传送方式的外部设备进行读/写操作。


正确答案:0;不是DMA操作

第10题:

I/O端口地址译码电路除了要受A0~A9这10根地址线所限定的地址范围之外,还要考虑哪些控制信号,请举两例。


正确答案: (1)利用IOR、IOW信号控制对端口的读写。
(2)用OCS16信号控制是8位还是16位的I/O端口。
(3)用SBHE(或BHE)信号控制端口奇偶地址。
(4)用AEN信号控制非DMA传送。