和具有m个并行部件的处理器相比,一个m段流水线处理器()。

题目

和具有m个并行部件的处理器相比,一个m段流水线处理器()。

  • A、具备同等水平的吞吐能力
  • B、不具备同等水平的吞吐能力
  • C、吞吐能力大于前者的吞吐能力
  • D、吞吐能力小于前者的吞吐能力
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

下列哪一个部件不是Pentium 4微处理器和8086/8088微处理器均有的部件?

A.指令处理部件

B.通用寄存器

C.存储器分段部件

D.高速缓冲存储器Cache


正确答案:D
解析:8086/8088都是Intel公司推出的16位微处理器,主要包括:指令处理部件、通用寄存器、存储器分段部件等。80386使微处理器中字的宽度从16位变为32位, 80486时才增加了8KB的高速缓冲存储器Cache,Cache是位于CPU和主存之间,用静态RAM做成的高速缓存。Pentium微处理器中Cache的容量越来越大,并分离为 L1 Cache和L2 Cache,随着Pentium微处理器的不断升级,L1 Cache和L2 Cache在不断的扩大并提高其性能。在Pentium 4微处理器中,采用了8KB的L1 Cache和256KB的L2缓存。选项D为本题正确答案。

第2题:

下面是有关微处理器指令流水线的叙述,其中错误的是

A.指令流水线中的功能部件(如取指部件、译码部件等)同时执行各自的任务

B.指令流水线在理想情况下,每个时钟都有一条指令执行完毕

C.Pentium处理器中的所谓“超级流水线”就是指级数很多而每级功能又比较简单的流水线

D.Pentium4微处理器中含有三条功能相同的整数运算流水线


正确答案:D
解析:用流水线技术的CPU使用指令重叠的办法,即在一条指令还没有处理完时,就开始处理下一条指令。典型的流水线将每一条机器指令分成取指、译码、取操作数、执行、回写5步。在理想条件下,平均每个时钟周期可以完成一条指令。而所谓“超级流水线处理”是将机器指令划分为更多级的操作,以减轻每一级的复杂程度。在流水线的每一步中,如果需要执行的逻辑操作少一些,则每一步就可以在较短的时间内完成。

第3题:

下面哪个不是流水线分类的类型()

A、操作部件级

B、处理器级

C、系统级

D、任务级


参考答案:D

第4题:

流水CPU是由一系列叫做“段”的处理线路组成的。一个m段流水线稳定时的CPU的吞吐能力,与Ⅲ个并行部件的CPU的吞吐能力相比()。

A.具有同等水平的吞吐能力
B.不具备同等水平的吞吐能力
C.吞吐能力大于前者的吞吐能力
D.吞吐能力小于前者的吞吐能力

答案:A
解析:
吞吐能力是指单位时间内完成的指令数。m段流水线在第m个时钟周期后,每个时钟周期都司以完成一条指令:而m个并行部件在m个时钟周期后能完成全部的m条指令,等价于平均每个时钟周期完成一条指令。故两者的吞吐能力等同

第5题:

以下叙述中,不正确的是( )。

A.PentiumⅡ的电压识别VID总线扩展到了5位

B.现在PentiumⅢ微处理器内部的L2 cache有半速和全速两种时钟频率

C.Pentium4采用了超流水线结构

D.Pentium微处理器与8086微处理器相比,多了两个段寄存器


正确答案:B
解析:PentiumⅢ微处理器内部的L2cache有半速和全速两种时钟频率,目前已无半速产品。

第6题:

在下列体系结构中,最适合于多个任务并行执行的体系结构是(4)。流水线控制方式下,(5)是全局性相关,流水线机器对全局性相关的处理不包括(6)。静态流水线是指(7)。假设并行(阵列)处理器的16个处理器编号为0—15,采用单级Cube3网络互联时,与13号处理器相连的处理器的编号为(8)。在下列几项中,不符合RISC指令系统特点的是(9)。

A.流水线向量机结构

B.分布存储多处理机结构

C.共享存储多处理机结构

D.堆栈处理机结构


正确答案:B

第7题:

在流水线运行时,总是希望预取的指令恰好是处理器将要执行的指令。为避免钪水线断流,奔腾处理器内置了一个( )


正确答案:B
当进行循环操作时,就会遇到要不要转移的问题,一旦转移成功,而并未预取到转移后需要执行的指令,这时流水线就会断流,从而必须重新取指,这就影响了处理速度。为此,在奔腾芯片上内置了一个分支目标缓存器用来动态地预测程序分支的转移情况。

第8题:

●为了大幅度提高处理器的速度,当前处理器中采用了指令及并行处理技术,如超标量(Superscalar,)它是指 (1) 。流水线组织是实现指令并行的基本技术,影响流水线连续流动的因素除数据相关性、转移相关性外,还有 (2) 和 (3) ;另外,要发挥流水线的效率,还必须重点改进 (4) 。在RISC设计中,对转移相关性一般采用 (5) 方法解决。

(1) A.并行执行的多种处理安排在一条指令内

B.一个任务分配给多个处理机并行执行

C.采用多个处理部件,多条流水线并行执行

D.增加流水线级数,提高并行度

(2)~ (3) A.功能部件冲突

B.内存与CPU速度不匹配

C.中断系统

D.访内指令

(4) A.操作系统

B.指令系统

C.编译系统

D.高级语言

(5) A.猜测法

B.延迟转移

C.指令预取

D.刷新流水线重填


正确答案:C,A,C,C,B
【解析】为了大幅度提高处理器的速度,当前处理器中都采用了指令级并行处理技术,如超级标题就采用了用多个处理部件,多条流水线来并行执行指令,在超级标量处理机中配置了多个处理部件和指令译码,采取了多条流水线,还有多个寄存器端口和总线,可以同时执行多个操作,以并行处理桌提高计算机的速度。
流水线是实现指令并行的基本技术,其基本思想是将一条指令的全过程分为若干段,如取指、译码、取操作数、运算存结果等,每段由不同的功能部件来执行。当流水线各段工作都饱满时,才能达到最高效率。
计算机中不同指令的执行过程并不是规整统一的,有可能不同的指令在不同的操作中用到同一功能部件,使得流水线指令在同一时间访问同一功能部件,这就是功能部件冲突。此时,必然有指令要停下来,从而影响了流水线的效率。数据相关,即不同的指令要访问同一存储单元的数据,如果下一条指令的操作数地址是上一条指令保存结果的地址,那么取操作数的操作就要在保存结果的操作执行完成之后才能进行。在遇到条件转移指令时,当条件转移指令进入流水线后,直到下一地址确定之前,流水线不能继续工作而处于等待状态,这也要影响流水线效率。
中断系统工作也和转移情况类似,当中断发生时,要中止当前程序而转入中断程序,此时流水线也会中断。因此数据相关性、转移相关性、功能部件冲突和中断系统都是影响流水线连续流动的因素。好的编译系统产生的目标指令流可使流水线尽可能满负荷工作。所以,要充分发挥流水线效率,重点是改进编译系统。在精简指令系统计算机(RISC)中,若遇到成功的条件转移指令或无条件转移指令,流水线使预取的反映指令失效,从而浪费了机器周期,影响了流水线的效率。为了提高流水线工作效率,RISC一般将转移指令与其前面的一条指令对换位置,使成功的转移总是在紧跟的指令被执行之后发生,从而使预取的指令不作废,这就是延迟转移法。

第9题:

下面是关于Pentium微处理器的叙述,其中错误的是______。

A.Pentium Ⅱ的电压识别VID总线扩展到了5位

B.现在Pentium Ⅲ微处理器内部的L2 Cache有半速和全速两种时钟频率

C.Pentium 4采用了超流水线结构

D.Pentium微处理器与8086微处理器相比,多了两个段寄存器


正确答案:B
解析:PentiumⅢ微处理器内部的L2Cache有半速和全速两种时钟频率,目前已无半速产品。

第10题:

Core处理器是Intel最新处理器产品,有关它的说法正确的是()。

  • A、分为Duo和Solo两个类型
  • B、带有2M高速二级缓存
  • C、支持667M前端总线

正确答案:A,B,C

更多相关问题