仲裁电路输出的高电平作用到故障判决逻辑电路的D触发器的D端,当延迟锁定信号到来,D触发器的输出作为()信号送到模拟选择开关,由模拟选择开关给出切换电平。A、启动(E)B、地址(A)C、输入(Y)D、输出(Z)

题目

仲裁电路输出的高电平作用到故障判决逻辑电路的D触发器的D端,当延迟锁定信号到来,D触发器的输出作为()信号送到模拟选择开关,由模拟选择开关给出切换电平。

  • A、启动(E)
  • B、地址(A)
  • C、输入(Y)
  • D、输出(Z)
参考答案和解析
正确答案:B
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

某逻辑电路有两个输入端分别为X和Y,其输出端为Z。当且仅当两个输入端X和 Y同时为。时,输出Z才为0,则该电路输出Z的逻辑表达式为(10)。

A.X.Y

B.X.Y

C.XY

D.X+Y


正确答案:D
解析:从逻辑表达式X.Y可以看到,只要两输入有一个为0,便可以输出Z为0。逻辑表达式X.Y则是只有当两输入X、Y同时为1时,输出Z为0。XY表达式在两输入均为1时,输出Z为0。也就是说,可供选择的A、B、C均不能满足。只有当且仅当两个输入端X和Y同时为0时,输出Z才为0,只有逻辑表达式为X+Y可以满足题目所给出的条件。

第2题:

某逻辑电路有两个输入端分别为x和Y,其输出端为Z。当且仅当输入端X=0,Y=1时,输出 z才为0,则该电路输出z的逻辑表达式为(11)。

A.

B.

C.

D.


正确答案:C
解析:若X=0,Y=1,则当Z=X+Y或X+Y时,逻辑表达式的运算结果都为1,不符合题设要求。当Z=X.Y时结果为0,但对于x=1.Y=0,该表达式仍然得0,也与题设不符。最后可验证Z=X+Y。

第3题:

由JK触发器装换成的T触发器,其输出状态在CP脉冲的()时变化。

A.高电平

B.低电平

C.上升沿到来

D.下降沿到来


正确答案:D

第4题:

延迟告警锁定信号是在仲裁电路输出后,启动()给出4秒延迟锁定的。

  • A、振荡和计数、分频电路
  • B、单稳态触发器形成延迟脉冲
  • C、可预置移位寄存器
  • D、可预置计数器的溢出端输出

正确答案:A

第5题:

触发器的置位端(置1端)至输出端的信号延时量一定大于触发器由输入端至输出端的延时量。


正确答案:错误

第6题:

某逻辑电路有两个输入端分别为X和Y,其输出端为Z。当且仅当两个输入端X和Y同时为0时,输出Z才为0,则该电路输出Z的逻辑表达式为 (10)。

A.

B.X.Y

C.X⊕Y

D.X+Y


正确答案:D

第7题:

下列说法正确的是()。
A. 一个触发器可以有一个输出端,也可以有两个输出端
B.触发器两个输出端的电平可以相同,也可以相反
C.时钟信号决定了触发器的翻转时刻,控制输入信号决定了触发器翻转后的状态
D.时钟脉冲信号的触发都是上升沿触发


答案:C
解析:
正确答案是C。
提示:了解触发器的工的作特点。一个触发器必须有两个输出端,这两个输出端的电平总是相反的。时钟脉冲信号的触发有上升沿触发和下降沿触发。

第8题:

试分别画出图4-30(a)电路输出端Y、Z和图4-30(b)电路输出端Q2的波形.输入信号A和CP的电压波形如图4-30(c)所示,各触发器的初始状态为0.


答案:

第9题:

将与门输入端之一作为控制端,接高电平,另一输入端作为数字信号输入端,则输出量,输入量为()

  • A、相反
  • B、相同
  • C、高电平
  • D、低电平

正确答案:D

第10题:

当故障仲裁成功,且被告警延迟锁定时,告警延迟锁定电路输出()去激励发光二极管给出告警指示。

  • A、高电平
  • B、低电平
  • C、脉冲电压
  • D、告警信号

正确答案:A

更多相关问题