OMP使用的版本有:()。A、FPGA;CPU;MCUB、FPGA;CPU;DSPC、FPGA;CPU;BootD、FPGA;CPU;MCS

题目

OMP使用的版本有:()。

  • A、FPGA;CPU;MCU
  • B、FPGA;CPU;DSP
  • C、FPGA;CPU;Boot
  • D、FPGA;CPU;MCS
如果没有搜索结果或未解决您的问题,请直接 联系老师 获取答案。
相似问题和答案

第1题:

RNC所有单板都有().

A.MICROCODE版本

B.DSP版本

C.FPGA版本

D.CPU版本


参考答案:D

第2题:

OMP单板所需的版本包括().

A.MICROCODE版本

B.DSP版本

C.FPGA版本

D.CPU版本


参考答案:C, D

第3题:

OMP使用的版本有:()。

A.FPGA;CPU;MCU

B.FPGA;CPU;DSP

C.FPGA;CPU;Boot

D.FPGA;CPU;MCS


参考答案:C

第4题:

大规模可编程器件主要有FPGA、CPLD两类,下列对FPGA结构与工作原理的描述中,正确的是()。

  • A、FPGA全称为复杂可编程逻辑器件;
  • B、FPGA是基于乘积项结构的可编程逻辑器件;
  • C、基于SRAM的FPGA器件,在每次上电后必须进行一次配置;
  • D、在Altera公司生产的器件中,MAX7000系列属FPGA结构。

正确答案:C

第5题:

在OMCR网管上创建OMP初始版本时,需要选中以下哪些文件来创建初始版本?()

A.MPX86或MPX86_2的CPU版本文件

B.RPU版本文件

C.DSP文件

D.MPX86或MPX86_2的FPGA版本文件


参考答案:A, D

第6题:

下面哪些单板拥有FPGA版本().

A.IMAB

B.OMP

C.UIMU

D.UIMC


参考答案:A, B, C, D

第7题:

DOC0/VER目录下存放的是().

A.OMP当前运行的CPU版本

B.FPGA版本

C.CPU版本信息文件

D.FPGA版本信息文件


参考答案:A, B, C, D

第8题:

DSP和MCU属于软件可编程微处理器,用软件实现数据处理;而不带CPU软核的FPGA属于硬件可编程器件,用硬件实现数据处理。( )

此题为判断题(对,错)。


参考答案:正确

第9题:

目前处理器市场中存在CPU和DSP两种类型处理器,分别用于不同场景。这两种处理器具有不同的体系结构,DSP采用( )。

A.冯.诺伊曼结构
B.哈佛结构
C.FPGA结构
D.与CPU相同结构

答案:B
解析:
编程DSP芯片是一种具有特殊结构的微处理器,为了达到快速数字信号处理的目的,DSP芯片一般都采用特殊的软硬件结构。(1) 哈佛结构。DSP采用哈佛结构,将存储器空间划分成两个,分别存储程序和数据。它们有两组总线连接到处理器核,允许同时对它们进行访问。每个存储器独立编址,独立访问。这种安排将处理器的数据吞吐率加倍,更重要的是同时为处理器核提供数据与指令。在这种布局下,DSP得以实现单周期的MAC指令。在哈佛结构中,由于程序和数据存储器在两个分开的空间中,因此取指和执行能完全重叠运行。(2) 流水线。与哈佛结构相关,DSP芯片广泛采用2~6级流水线以减少指令执行时间,从而增强了处理器的处理能力。这可使指令执行能完全重叠,每个指令周期内,不同的指令都处于激活状态。(3) 独立的硬件乘法器。在实现多媒体功能及数字信号处理的系统中,算法的实现和数字滤波都是计算密集型的应用。在这些场合,乘法运算是数字处理的重要组部分,是各种算法实现的基本元素之一。乘法的执行速度越快,DSP处理器的性能越高。相比一般的处理器需要30~40个指令周期,DSP芯片的特征就是有一个专用的硬件乘法器,乘法可以在一个周期内完成。(4) 特殊的DSP指令。DSP的另一特征是采用特殊的指令,专为优化数字信号处理中的一些常用算法。这些特殊指令为一些典型的数字处理提供加速,可以大幅提高处理器的执行效率,使一些高速系统的实时数据处理成为可能。(5) 独立的DMA总线和控制器。有一组或多组独立的DMA总线,与CPU的程序、数据总线并行工作。在不影响CPU工作的条件下,DMA的速度可以达到800 MB/s以上。这在需要大数据量进行交换的场合可以减小CPU的开销,提高数据的吞吐率,提高系统的并行执行能力。(6) 多处理器接口。使多个处理器可以很方便地并行或串行工作以提高处理速度。(7) JTAG(Joint Test Action Group)标准测试接口(IEEE 1149标准接口)。便于对DSP进行片上的在线仿真和多DSP条件下的调试。(8) 快速的指令周期。哈佛结构、流水线操作、专用的硬件乘法器、特殊的DSP指令再加上集成电路的优化设计,可使DSP芯片的指令周期降低至10 ns以下,快速的指令周期可以使DSP芯片能够实时实现许多DSP应用。

第10题:

简述CPLD与FPGA的异同。


正确答案: CPLD是基于乘积项技术构造的可编程逻辑器,不需要配置外部程序寄存芯片
FPGA基于查找表技术构造的可编程逻辑器,需要配置外部程序寄存芯片。